FAKULTA INFORMATIKY Masarykova univerzita PV109: Historie a vývojové trendy ve VT Vývojové trendy Luděk Matýska podzim 2019 Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 1/52 FAKULTA INFORMATIKY Masarykova univerzita Vývojové trendy ve výpočetní technice ■ Procesory ■ Operační paměti ■ Internet ■ Superpočítače Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 FAKULTA INFORMATIKY Masarykova univerzita Procesory ■ Pojem procesor je používán v počítačovém průmyslu již od 60. Let 20. století ■ „Mozek počítače" ■ Zpracování sLedu instrukcí programů ■ Provádí aritmetické a Logické operace spoLu s operacemi vstupu a výstupu Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 FAKULTA INFORMATIKY I Masarykova univerzita Terminologie ■ Instrukce - posloupnost bitů reprezentujících příkaz pro provedení jedné atomické operace ■ Program - posloupnost instrukcí ■ Takt procesoru - frekvence krystalového oscilátoru ■ Délka slova - vyjadřuje počet bitů, který je procesor schopen zpracovat v jednom kroku ■ Počet tranzistorů - udává, kolik tranzistorů je na procesoru; míra složitosti procesoru ■ Výrobní technologie - značí zpravidla velikost nejmenší součástky, kterou je možné vyrobit; jednotky /^m, nm Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 4/52 FAKULTA INFORMATIKY I Masarykova univerzita Mooreův zákon ■ Autorem je Gordon Moore, spoluzakladatel a bývalý ředitel Intel Corp. ■ „Počet tranzistorů, které mohou být umístěny na integrovaný okruh se při zachování stejné ceny zhruba každých 18 měsíců zdvojnásobí". ■ Jedná se spíše o empirické pravidlo, vyslovené roku 1965. ■ Předpokládá se, že tento trend bude pokračovat minimálně do roku 2015, možná i déle. ■ Další parametry korespondující s Mooreovým zákonem: výkon procesoru, kapacita pamětí, počet a velikost pixelů v digitálních fotoaparátech,... Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 5/52 FAKULTA INFORMATIKY Masarykova univerzita Mooreův zákon pro procesory a paměti Luděk Matýska • PV109: Historie a vývojové^enjdy1^^/7(pjo^lzjmg2019 FAKULTA INFORMATIKY I Masarykova univerzita Intel 4004 ■ První jednočipový mikroprocesor ■ Uveden 15. Listopadu 1971 ■ Frekvence 740 kHz, 0,07 MIPS ■ Instrukční sada čita La 46 instrukcí ■ 2300 tranzistorů vyrobených 10/í/t? technologií ■ Adresovatelná paměf 640 bytů ■ Šířka sběrnice 4b (muLtipLex adresová/datová kvůli malému počtu pinů) ■ Původně určená pro kalkulátor Busicom 141-PF Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 Zdroj: http://computermuseum.li FAKULTA INFORMATIKY Masarykova univerzita Intel 8008 Uveden 1. dubna 1972 První 8bitový procesor Frekvence 800 kHz Instrukční sada číta La 48 instrukcí 3500 tranzistorů vyrobených 10/í/t? technologií Adresovatelná paměf 16 KB Určen pro mikropočítač Datapoint 2200 Zdroj: http://old-computers.com Zdroj: http: //history-computer.com Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 8/52 FAKULTA INFORMATIKY Masarykova univerzita Motorola MC6800 ■ 8bitový procesor představený v roce 1974 ■ Snadnější integrace než u InteL 8080 -nevyžadoval daLší podpůrné čipy na základní desce ■ lóbitová adresová sběrnice, 8bitová (obousměrná) datová sběrnice ■ Instrukční sada čítala 72 instrukcí ■ Frekvence 1 MHz, poslední generace až 2 MHz ■ Uplatnění vedle osobních počítačů (např. SWTPC 6800, Tektronix 4051) také v průmyslu Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 FAKULTA INFORMATIKY Masarykova univerzita Intel 8086 Uveden 8. června 1978, první procesor architektury x86 Frekvence 4,77 - 10 MHz lóbitová datová sběrnice, 20bitová adresová 29 000 tranzistorů vyrobených 3/í/t? technologií Adresovatelná paměf až 1 MB Používán v přenosných počítačích (např. Compaq PortabLe) a v IBM PS/2 a si165 11 ■■ ľ !:.': .'• ;'-v . S0S6 internal structure Zdroj: http://old-computers.com Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 10/52 FAKULTA INFORMATIKY I Masarykova univerzita Intel 8088 - mozek IBM-PC ■ Uveden 1. června 1979 ■ Zpětně kompatibilní s 8086 ■ Vnitřně 16bitová architektura, navenek pouze 8bitová sběrnice ■ 20bitová adresová sběrnice (stejně jako 8088) ■ VeLmi úspěšný, zejména kvůli IBM-PC Zdr°j: http://micro.magnet.fsu.edu Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 11/52 FAKULTA INFORMATIKY Masarykova univerzita Motorola 68000 32bitový CISC mikroprocesor uvedený v roce 1979 Takt procesoru postupně 4-16,67 MHz Vnitřní 32bitová adresová sběrnice, vnější 16bitová Umožňoval adresovat až 16 MB paměti Používán ve víceuživatelských mikropočítačích (např. HP9000, systémy SUN Microsystems), po snížení cen ve 2. polovině 80. let i v osobních počítačích (např. Apple Macintosh, Commodore Amiga) Architektura se používá při návrhu nových procesorů dodnes I VP ■ I - »■« Zdroj: http: //www. hacking-cul t .org/ Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 12/52 FAKULTA INFORMATIKY I Masarykova univerzita Intel 80386 ■ Uveden 17. října 1985 ■ Taktovací frekvence 16 - 33 MHz ■ PLně 32bitový procesor (datová i adresová sběrnice) ■ Adresovatelná paměf až 4 GB ■ Virtuální paměf 64 TB ■ 275 000 tranzistorů (Ifím technologie) ■ Zpětně kompatibilní s x86 (16bit) ■ Různé varianty: Í386 SX/CX/DX/SL Zdroj: http: //pipux. net Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 13/52 FAKULTA INFORMATIKY I Masarykova univerzita Sun SPARC ■ Scalable Processor ARChitecture ■ 32bitová RISC architektura navržená firmou Sun Microsystems, uvedená v roce 1986 ■ V následujících Letech se dočkala několika revizí ■ Takt procesoru 14,28 - 40 MHz, výrobní technologie 1,3/í/77, ■ Až 128 KB LI cache ■ Výkon 10 MIPS, resp. 1,6 MFLOPS ■ Vzniklo několik open source implementací SPARC ■ Koncept dopředně binární kompatibility Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 14/52 FAKULTA INFORMATIKY I Masarykova univerzita IBM POWER 1 ■ Performance Optimization With Enhanced RISC ■ Více-čipový procesor vyvinutý v IBM a uveden v roce 1990 ■ Procesory s frekvencí 20,25 nebo 30 MHz ■ Modulární návrh ■ ICU - instruction cache unit ■ FXU - fixed-point unit ■ FPU - floating-point unit ■ DCU - data-cache unit (několik) ■ SCU - storage-control unit ■ I/O unit ■ Určen primárně pro servery a výkonné pracovní stanice Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 FAKULTA INFORMATIKY Masarykova univerzita Intel Pentium 5. generace procesorů Intel (P5), uveden 22. 3.1993 Označení názvem kvůli patentům (nelze patentovat číslo) Frekvence 60-66 MHz, 16 KB LI cache 64bitová datová a 32bitová adresová sběrnice 4 GB adresovatelné paměti, až 64 TB virtuální 3,1 milionu tranzistorů vyrobených 0,8/íat7 technologií Superskalární architektura PGA pouzdro (Pin Grid Array), 273 pinů Zdroj: http: //computertiistory. org Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 16/52 FAKULTA INFORMATIKY Masarykova univerzita Pentium MMX - Multi-Media extension Uveden 8. Ledna 1997 Frekvence sběrnice 66 MHz, 32 KB LI cache 296/321pinové PGA pouzdro 4,5 milionu tranzistorů (0,35/^/77) Podpora pro multimédia Intel MMX - SIMD instrukční sada pentium® w/ MMX™tech Zdroj: http://it.wikipedia Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 17 FAKULTA INFORMATIKY Masarykova univerzita AMDK5 První x86 procesor vyvinutý zcela v AMD HLavní konkurent procesorové řadě InteL Pentium Představen se zpožděním v roce 1995 Takt procesoru 75 - 133 MHz 4,3 milionu tranzistorů 5 celočíselných jednotek, 1 pro práci s čísly s pohyblivou desetinnou čárkou Označení PR (Pentium Rate) pro srovnání s procesory Pentium (např. AMD K5 PR166 běžel na frekvenci 116 MHz) Zdroj: http: //pipux. net Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 18/52 FAKULTA INFORMATIKY Masarykova univerzita Sun UltraSPARC ■ Představen v roce 1995 ■ Procesor implementuje architekturu SPARC V9 ■ Takt procesoru 143-200 MHz ■ 3,8 milionu tranzistorů, 0,47/i/77 technologie ■ Superskalární procesor s in-order vykonávaním instrukcí ■ 2xLl cache o velikosti 16 KB ■ Volitelná L2 cache 512 KB - 4 MB ■ Další procesor architektury SPARC V9 -Fujitsu SPARC64 Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 Zdroj: http://en.wikipedia.org FAKULTA INFORMATIKY Masarykova univerzita Procesory 6. generace (P6) Pentium Pro (1995) Pentium II (1997) Pentium II Xeon (1998) - serverová řada Pentium III (1999) ■ Zavedení L2 cache (512 KB) ■ Takt procesoru až 600 MHz ■ Internet Streaming SIMD instrukce ■ 9,5 milionu tranzistorů (0,25/^/77) Zdroj: http: //intel. com Zdroj: http: / /www. tayloredge.com/museum/ Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 20/52 FAKULTA INFORMATIKY I Masarykova univerzita Další Intel ■ 2000: Penitum 4 a architektura Netburst ■ 2005: Pentium D a dvě jádra ■ NehaLem: i7 core (4-12 MB LeveL 3 cache) ■ Westmere: Grafika v CPU ■ Šandy Bridge: zkrácená pipLine (14-19 kroků) ■ Ivy Bridge: energie začíná být cíLem ■ HasweU: nižší spotřeba, vyšší výkon, GPU on a chip ■ 2014: BroadweU, mobilní procesory ■ SkyLake: DDR4 pamět Lepší grafika Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 21/52 FAKULTA INFORMATIKY I Masarykova univerzita Další procesory řady IBM POWER ■ PowerPC (1993) ■ Upravená RISC architektura, vyvinut ve spolupráci s Apple a Motorola ■ Určen pro osobní počítače, 32bitová architektura později rozšířená na 64bitovou ■ P0WER3 (1998) ■ Plně 64bitový procesor ■ 15 milionů tranzistorů, zdvojená LI cache navýšena na 64 KB ■ P0WER5 (2004) ■ Dvoujádrový procesor s podporou SMT (2 vlákna/jádro) ■ Současná verze POWER9 Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 22/52 FAKULTA INFORMATIKY I Masarykova univerzita Srovnání čipů P0WER4 a POWER5 POWER4 Core POWERS Core Zdroj: http: //ibm. com Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 23/52 FAKULTA INFORMATIKY I Masarykova univerzita P0WER7 Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 FAKULTA INFORMATIKY Masarykova univerzita P0WER9 Modular Execution Slices POWERS SMTS Core POWERS SMT8 Core POWERS SMT4 Core Re-factored Core Provides Improved Efficiency & Workload Alignment • Enhanced pipeline efficiency with modular execution and intelligent pipeline control • Increased pipeline utilization with symmetric data-type engines: Fixed, Float, 128b, SIMD ■ Shared compute resource optimizes data-type interchange Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 25/52 SMP/Accelerator Signaling Memory Signaling E To I co o CL Gore -1 Core T-rrr L3 Region L3 Region Core Core Core Core L3 Region L3 Region Core Core ill* 8 m » :t!3""*'sS n3* c a> E a> O LU ■■tí L3 Region run Core _ Core Stew L3 Region Core 1»! "Ill Core o Ipp C CL 10 W O o < co .9-O O Core Core í n HS Stíní TlTT L3 Region L3 Region Core Core RR * x 512 klí 1.2 — 12« bil DDR2/3 bus Die si/c 2l)4 mm 2 North Bridge & Hyper Transport Switch CPU k|1L2 CPU Core 1 SS9 Core 3 I CPU Core 5 Hyper Transport 1 I Hyper Transport 3 ZI I íl m AMD Opteron (jádro Istanbul) Zdroj: http : //www. generation- gpu. f r Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 30/52 FAKULTA INFORMATIKY I Masarykova univerzita Procesory Intel Core ■ Dvě p rod u ktové řady ■ Core 2 - Core 2 Duo, Core 2 Quad, Core 2 Extreme ■ Core i - Core i3, Core i5, core i7, Core \1 Extreme V ■ Cistě 64bitová architektura ■ SSSE3 SIMD instrukce (4. generace) ■ 2 a více jader v jednom pouzdře procesoru ■ DaLší zvětšování L2 paměti - 2-12 MB ■ LGA pouzdro (Land Grid Array) - piny jsou v pätici na základní desce innmi ill-!__ m\\\ 111\\mviUVVVVV\VťU PCSTOTS © j Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 31 / 52 DrÍA \/c i C A — 7Hrni- lrl-l-r> • / /nrctaťc rnm FAKULTA INFORMATIKY Masarykova univerzita Intel Core i7 „Nehalem" FAKULTA INFORMATIKY I Masarykova univerzita Používané technologie Hyper-Threading ■ Vylepšení paraLeLizace pomoci virtuaLizace ■ Každé fyzické jádro je reprezentováno v OS jako dvě virtuální ■ Jedno jádro tak může zpracovávat dvě vlákna zároveň Turbo-Boost ■ Dynamické zvýšení výkonu na žádost (tzv. dynamické přeta kto vání) ■ Při běžné práci procesor běží na nižší výkon (úspora energie) ■ Implementováno v procesorech NehaLem, Sandy-Bridge a Ivy-Bridge Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 33/52 FAKULTA INFORMATIKY I Masarykova univerzita Současné trendy ve vývoji procesoru ■ Takt procesoru stagnuje koLem 4 GHz ■ Výrobní technologie 32 nm umožňuje uspořit prostor i výkon ■ Zavádění L3 cache; až 12 MB ■ Až 16 jader na jednom čipu (AMD Opteron 6200) ■ Řadič pamětí integrován na čipu ■ Budoucnost - manycore architektury (x 100-1000 jader), např. InteL MIC 1 ^nteL Many Integrated Core Architecture Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 34/52 FAKULTA INFORMATIKY I Masarykova univerzita Výpočty na grafických akcelerátorech ■ od 80. Let - vývoj grafických akcelerátorů, motivováno herním průmyslem ■ 90. Léta - DirectX, minimální možnosti programování; 3dfx VooDoo, Nvidia GeForce 256 ■ 2000-2006 - OpenGL, programování vertex/pixeL shader jednotek (jazyk Cg: operace v plovoucí čárce, smyčky), položeny základy pro GPGPU; ATI Radeon 9700, Nvidia GeForce 3 ■ od 2007 - CUDA, OpenCL, období GP-GPU 2 - SIMT model, desítky multiprocesorů (=xl000 jader); řada GeForce 8 = první GP-GPU karty. ■ Další vývoj - kombinace CPU a GPU = hybridní procesory, výzva = efektivní algoritmy 2GeneraL Purpose Computing on GPU Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 35 / 52 FAKULTA INFORMATIKY Masarykova univerzita Vývoj operačních pamětí From Computer Desktop Encyclopedia Ii 2007 The Computer Language Co. Inc. Hlavními parametry operačních pamětí jsou ■ propustnost (maximalizace) ■ pracovní frekvence (maximalizace) ■ kapacita (zvyšování) ■ přístupová doba (snižování) ■ napájecí napětí Synchronní vs. asynchronní paměti ECC vs. non-ECC paměti (Error-correcting co de) JEDEC SSTA - organizace schvalující technologické standardy, mj. právě v oblasti operačních pamětí 240-pin DIMM (DDR2 ailfl DDR3 SDRAM) 184-pin DIMM ^DDR SDRAM) 1 &4-|>in RDRAM \ RamlHisr Chips are covei etl with metni heat sinh. [ ■ DIMM (FPM, EDO, SDRAM) 3 ml ■■■■■■■■■■ ■ ■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■ ■ iiiiiiiiiiiiiiiiiNiiiiiiiiiiiiiiiiiiiiiii * 144-pin SODIMM iFPM. EDO. SDRAM) 72-pin SODIMM iFPM, EDO! Q SODIMM IDDP, SDRAMI Ö 30 pili SIMM ODRAMI ;;;! 72-pin SIMM I FPM I Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 Zdroj: http: //encyclopedia2 . FAKULTA INFORMATIKY I Masarykova univerzita Přehled technologií operačních pamětí I. ■ FPM - Fast Page Mode DRAM (1987) ■ asynchronní paměť ■ přístupová doba 60-80 ns ■ EDO - Enhanced Data output DRAM (1995) ■ též označována jako Hyper Page Mode DRAM ■ asi o 5% rychlejší než FPM, přístupová doba cca 60 ns ■ kapacita modulu až 32 MB ■ SDRAM - Synchronized Dynamic Random Access Memory (1996) ■ synchronní paměf (pracuje synchronně podle externího taktu) ■ kapacita 64-512 MB,frekvence sběrnice 66-133 MHz ■ RDRAM - Direct Rambus DRAM (1999) ■ vysoká propustnost (až 10 GB/s) za cenu vyšších latencí ■ postupně vytlačeny DDR pamětmi Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 37/52 FAKULTA INFORMATIKY I Masarykova univerzita Přehled technologií operačních pamětí II. ■ DDR - Double Data Rate SDRAM (2000) ■ efektivní pracovní frekvence až 400 M Hz ■ propustnost až 32 GB/s ■ kapacita modulu 64 MB až 2 GB ■ 2bit prefetch ■ DDR2 SDRAM ■ efektivní pracovní frekvence až 800 MHz ■ propustnost 3,2-6,4 GB/s ■ 4bit prefetch ■ kapacita modulu 128 MB až 8 GB ■ DDR3 SDRAM ■ zvýšení rychlosti pamětí (až 2 GHz) ■ GDDR3/4/5 - paměti pro grafické akcelerátory Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 38/52 FAKULTA INFORMATIKY Masarykova univerzita Srovnání pamětí dle šířky pásma Figure 8. Peak bandwidth comparison of SDRAM and advanced SDRAM technologies 12000 10000 - 8000- 6000- "D 4000- c 2000 2128, 1Ó00 lóOOi 265Ó 528,800-HM SDR 1064 1200r 700 MHz 133 266 100 m£ mhl MHz RDRAM DDR-1 DDR-2 DDR-3 Zdroj: Memory technology evolution: an overview of system memory technologies, Technology brief, 9 edition, Hewlett-Packard Development Company, 2010. th Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 39/ FAKULTA INFORMATIKY Masarykova univerzita Vývoj Internetu INTERNET TIMELINE Birth at UCLA 10£9ß9 70 email TCP OPEN TO PUBLIC DN5 TCP/IP adopted as to Internet Std .com X (9Ť) Biggest growth í PCsi v^TCP/IP IP (TCP/IPv3) AfíPANET .e du 83) gov Unii mil wntFYIP .org (ESO) .net '90 WWW Browser ISPs (Mosaic) (Win95) '00 IPv6 (Internet 2) I1' wide-area pachsi routed C&reí "7 *- p89 ■901 ofŕbe Internst) 40ťl Anniversary at UCLA '10 2009 .-23 56K DS0 JLQ0_ ;?üo 1K 10K 100K 1M 1SM S00M 1B Number of Computers Connected (Users) 1.SM 45M G22M 2.SG 100M vsb site 10G j-1 7-3 OC-12 OC-4S Backbone Telecommunications Bandwidth/Speed (bps) OC-1S2 (Internet 2) (3B?) ©2008 Jeffrey H. Drobman Zdroj: http: //www. drjeff software . com/history .html Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 40/52 FAKULTA INFORMATIKY Masarykova univerzita Dostupný počet IPv4 adres RIPE NCC IPv4 Pool — Last 12 Months 60 i-1— 45 - |] MBons of IPv4 Addresses Reamed |B1 Mfems cA IPv4 Addresses Available This graph shows the number of available and reserved IPv4 addresses managed by the RIPE NCC over the past 12 months. Zdroj:https://www.ripe.net/internet-coordination/ipv4-exhaustion/ipv4-available-pool- graph Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 41/52 FAKULTA INFORMATIKY Masarykova univerzita Vývoj počtu stanic připojených k Internetu 1,000,000,000 100,000,000 10,000,000 1,000,000 100,000 10,000 1,000 100 10 Hobbes" Internet Timeline Copyright ©2012 Robert H Zakon htt p://www.z a ko n. o rg/ro be rt/intern et/t imeline/ 3 In ■ N-ew SuĽve y + Old SuĽve y ■■■■■■■HB™ 7 T-r T T-r T T "T" T T-r t-r t-r gi ^ m ^ r--- en ^ m in r--- en ^ ei in r--- &> ^ co in r--- &> fĽi^i^i^i^i^cococoooooojojojmojooooo^ Oj Oj Oj Oj Oj Oj Oj Oj Oj o> o> o> o> Oj Oj Oj cj cj o o o o Zdroj:http://www.zakon.org/robert/internet/timeline/ Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 42/52 FAKULTA INFORMATIKY Masarykova univerzita Růst počtu webových stránek 1:000:0Q0:000 10D:D0D:0D0 10,000,000 1.CCC.CCC 100,000 1C.CCC Total Sites Across All Domains (logart Nov 2012 ■ Host names: 625,329,303 ■ Active sites: 166,917,622 d ^ ^ ^ ^ ^ ^ ^ ^ ^ *P p0 & V* Vs o** í& ř# V* Zdroj:http://www.zakon.org/robert/internet/timeline/ Hostnannes Active sites Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 43/52 FAKULTA INFORMATIKY Masarykova univerzita Internetová populace mezi 2007 a 2012 Internet population 2007 vs 2012, a 2x increase in 5 years Data source: Internet World Stats www.pingdom.com Zdroj: http: //royal. pingdom. com Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 44 / 52 FAKULTA INFORMATIKY Masarykova univerzita Internetoví uživatelé ve vybraných zemích Internet users People with access to the Internet. More info 300 M 250 M 200 M 150 M 100 M 50 M 0 1990 1992 í 994 1996 1998 2000 2002 2004 2006 Data source: World Bank. World Development Indicators - Last updated December 13, 2010 China United Statet India 2008 Zdroj: http: //royal. pingdom. com Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 45/52 FAKULTA INFORMATIKY Masarykova univerzita Internetové uzly Internet Hosts Count *tQ|CJŕS Zdroj:https://commons.wikimedia.org/wiki/File:Internet_Hosts_Count_log.svg Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 46 / 52 FAKULTA INFORMATIKY I Masarykova univerzita Superpočítače ■ Data z TOP500 ■ http://top500.org/statistics/overtime ■ 2x do roka aktualizované údaje ■ Vybrané statistiky: ■ Architektury superpočítačů ■ Používané operační systémy ■ Výrobci ■ Zastoupení zemí v TOP500 ■ Vývoj v oblasti od roku 1993 Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 47/52 FAKULTA INFORMATIKY Masarykova univerzita TOP500 - Architektury superpočítačů Architecture - Performance Share Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 48/52 FAKULTA INFORMATIKY Masarykova univerzita TOP500 - Operační systémy Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 49/52 FAKULTA INFORMATIKY I Masarykova univerzita TOP500 - Výrobci Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 50 / 52 FAKULTA INFORMATIKY Masarykova univerzita TOP500 - Zastoupení zemí 51/52 FAKULTA INFORMATIKY Masarykova univerzita Shrnutí ■ StáLe roste složitost, aLe i význam IT systémů ■ V mnoha ohledech exponenciální růst se v poslední době „zastavuje" ■ Budeme potřebovat nové přístupy ■ Stále rostoucí závislost na software ■ Skutečně masivně paralelní systémy (106 až 109 jader/vláken) Luděk Matýska • PV109: Historie a vývojové trendy ve VT • podzim 2019 52/52