FI:PV200 HW description languages - Informace o předmětu
PV200 Introduction to hardware description languages
Fakulta informatikypodzim 2012
- Rozsah
- 0/2/1. 3 kr. (plus ukončení). Ukončení: k.
- Vyučující
- Ing. Petr Bojda, Ph.D. (přednášející), prof. Ing. Václav Přenosil, CSc. (zástupce)
prof. Ing. Václav Přenosil, CSc. (náhr. zkoušející)
Mgr. Martin Elich (přednášející)
RNDr. Radek Krejčí (přednášející) - Garance
- prof. Ing. Václav Přenosil, CSc.
Katedra strojového učení a zpracování dat – Fakulta informatiky
Kontaktní osoba: prof. Ing. Václav Přenosil, CSc.
Dodavatelské pracoviště: Katedra strojového učení a zpracování dat – Fakulta informatiky - Rozvrh seminárních/paralelních skupin
- PV200/PV200a: Út 14:00–15:50 B202, P. Bojda, M. Elich, R. Krejčí, V. Přenosil
PV200/PV200b: Út 16:00–17:50 B202, P. Bojda, M. Elich, R. Krejčí, V. Přenosil - Předpoklady
- Knowledge on the level of PV170 Design of Digital Systems and PV172 Digital Computer Architecture.
- Omezení zápisu do předmětu
- Předmět je nabízen i studentům mimo mateřské obory.
- Mateřské obory/plány
- předmět má 38 mateřských oborů, zobrazit
- Cíle předmětu
- Within this course the students will obtain deeper knowledge on the field of programmable structures (e.g. FPGAs) and get familiar with advanced methods of hardware design using hardware description languages. Verilog HDL is used to demonstrate most of the principles.
- Osnova
- Programmable structures fundamentals.
- Verilog HDL – concepts, basic syntax, abstraction levels, design hierarchy.
- Designing in Verilog – combinational primitives, sequential circuits, state machine design.
- FPGA devices – capabilities, limitations, programming. Advanced features in Verilog, best practice.
- Prefabricated components – IP cores, Megafunctions.
- Interfaces & Peripherals – RS232, LCD, keyboard.
- Introduction to VHDL.
- Sofcore computing – introduction to NIOS2 processor system.
- Practical tasks in Quartus II suite.
- Literatura
- 3. HDL - Chip Design, Douglas J. Smith, ISBN 0-9651934-3-8
- THOMAS, Donald E. a Philip R. MOORBY. The Verilog hardware description language. 5. ed. New York: Springer, 2002, xx, 381. ISBN 1402070896. info
- Výukové metody
- Laboratory seminar.
- Metody hodnocení
- Evaluation consists of: a) defence of set of tasks submitted during semester b) defence of final project.
- Vyučovací jazyk
- Angličtina
- Navazující předměty
- Informace učitele
- http://l202.fi.muni.cz/vyuka/pv200/start
The course takes place in the Design and architecture of digital systems laboratory. - Další komentáře
- Studijní materiály
Předmět je vyučován každoročně.
- Statistika zápisu (podzim 2012, nejnovější)
- Permalink: https://is.muni.cz/predmet/fi/podzim2012/PV200