FI:PB170 Seminar on Dig.Syst. Design - Informace o předmětu
PB170 Seminar on Digital System Design
Fakulta informatikypodzim 2020
- Rozsah
- 0/2. 2 kr. (plus ukončení). Ukončení: k.
- Vyučující
- doc. RNDr. Zdeněk Matěj, Ph.D. (přednášející)
Mgr. Bedřich Said (cvičící)
prof. Ing. Václav Přenosil, CSc. (náhr. zkoušející)
RNDr. Filip Mravec, Ph.D. (cvičící)
RNDr. Aleš Jančář, Ph.D. (cvičící), doc. RNDr. Zdeněk Matěj, Ph.D. (zástupce)
Ing. Michal Košťál, Ph.D. (cvičící), doc. RNDr. Zdeněk Matěj, Ph.D. (zástupce) - Garance
- doc. RNDr. Zdeněk Matěj, Ph.D.
Katedra počítačových systémů a komunikací – Fakulta informatiky
Kontaktní osoba: prof. Ing. Václav Přenosil, CSc.
Dodavatelské pracoviště: Katedra počítačových systémů a komunikací – Fakulta informatiky - Rozvrh seminárních/paralelních skupin
- PB170/01: Čt 14:00–15:50 A415, Z. Matěj, B. Said
PB170/02: Čt 12:00–13:50 A415, Z. Matěj, B. Said - Omezení zápisu do předmětu
- Předmět je nabízen i studentům mimo mateřské obory.
Předmět si smí zapsat nejvýše 26 stud.
Momentální stav registrace a zápisu: zapsáno: 0/26, pouze zareg.: 0/26, pouze zareg. s předností (mateřské obory): 0/26 - Mateřské obory/plány
- předmět má 70 mateřských oborů, zobrazit
- Cíle předmětu
- At the end of the course students should be able to: understand the main concepts of digital system design (combinational and sequential circuits); know the realization of basic design (adders, counters, state automata); create and simulate the simple design.
- Výstupy z učení
- At the end of the course, students will be able to:
formally describe a logic circuit composed of combinational or sequential circuits;
design a simple digital system;
simulate the behavior of digital circuits;
the basic design of logic circuits in HDL Verilog - Osnova
- Fundamentals of digital systems: description of a logic circuit, design methods.
- Basic entities: primitives (gates), combinatorial circuits, sequential circuits.
- Practical exercises with tools like Hades and Quartus.
- A short introduction into HDL, Verilog.
- Literatura
- THOMAS, Donald E. a Philip R. MOORBY. The Verilog hardware description language. 5. ed. New York: Springer, 2002, xx, 381. ISBN 1402070896. info
- Výukové metody
- Computer lab seminar.
- Metody hodnocení
- The evaluation consists of:
a) defense of a set of tasks submitted during semester;
b) defense of the final project. - Vyučovací jazyk
- Angličtina
- Navazující předměty
- Informace učitele
- The course will take place at the EmLab - A415.
- Další komentáře
- Předmět je vyučován každoročně.
- Statistika zápisu (podzim 2020, nejnovější)
- Permalink: https://is.muni.cz/predmet/fi/podzim2020/PB170